斯坦福学校举行的本年度处理器大会Hot Chip 21已经开展当中,AMD、Intel、IBM、Sun四大大佬所有在场,各自提前准备了12核心Opteron、八核心Nehalem-EX(Xeon 7500)、Power 7和编号Rainbow Falls的第三代Sparc Niagara。以前早已预告片了IBM Power 7,这儿再最先基本看一下AMD的第一款12核心处理器,别的大量材料稍候。
AMD的这颗处理器编号为“马尼库尔”(Magny-Cours),由二颗六核心伊斯坦布尔封装形式在一起而成,和Intel惯常选用的多核心设计方案方法如出一辙,全是多处理芯片控制模块(MCM)。
伴随着处理器核心数的增加,原生态设计方案的难度系数大幅度扩大,因此AMD将来也会更改构思,根据多DIE封装形式的方式向大量核心衔接。AMD杰出技术人员Pat Conway表明:“通常大家参照了(Intel的)课本,但作法不一样。”
在马尼库尔的每一个DIE中,都是有六个处理器核心和分别相对应的512KB二级缓存,相互之间根据系统软件要求页面(SRI)开展通讯,与此同时共享资源6MB三级缓存,再根据转换控制板(XBAR)联接双通道内存DDR3内存控制器和四条HT 3.0系统总线。这样一来,两路系统软件中的数据信息只需一次传送就可以做到一切一颗核心,四路系统软件中则必须2次。
比较之下,Intel以前的双DIE封装形式多核心处理器都需要团体根据前端总线(FSB)去联接北桥芯片里的内存控制器,而集成化了内存控制器的Nehalem构架如今还全是原生态多核心。
12核心马尼库尔中的一个DIE
AMD也与此同时更改了运行内存协议书,不会再向全部核心广播节目缓存文件一致性查验,反而是从三级缓存里独立分离出来1MB的空间来存放一个报表,追踪全部缓存文件,能将网络服务器的内存延迟从120纳秒减少到50纳秒,进一步提高特性。这实际上也就是以前在详细介绍六核心伊斯坦布尔时屡次提及的检测过滤装置技术性“HT Assist”,它将在AMD将来全部的网络服务器处理器中应用,可根据BIOS打开或关掉。
Pat Conway强调:“三级缓存从6MB降低到5MB的不良影响不大,而从系统软件方面上看可以减少内存延迟、提升系统软件网络带宽,显而易见是十分最好的。”
他还确定马尼库尔将在2010年第一季度按期公布,取名为新的Opteron 6000系列产品,插口也会换为1974个针角的Socket G34,頻率上据AMD表露会比六核心伊斯坦布尔低25%上下,由于要在核心总数翻倍的情形下确保功能损耗水准。
在网络服务器行业,AMD的下一次联合行动将是业内盼望已久的“挖掘机”(Bulldozer)构架。新架构的实际材料基本上沒有,但也会选用马尼库尔似的MCM设计方案方法,并会更改AMD一直以来的单核特性,用Pat Conway得话说便是产生一种“有别于超线程(Intel HT)的新设计风格”,由于后面一种仅仅单核心双线程——难道说AMD要单核心线程同步?